1. AD[31:0] (PCI ADDRESS / DATA BUS)
地址與數(shù)據(jù)總線訊號(hào),在FRAME#啟動(dòng)后地址才有效,在
PCLK個(gè)CLOCK 動(dòng)作初始化時(shí),FRAME#動(dòng)作后,輸出
為地址與數(shù)據(jù),寫入周期,輸入為數(shù)據(jù),讀取周期 TRDY# 與
IRDY#會(huì)動(dòng)作,高阻抗時(shí),為數(shù)據(jù)轉(zhuǎn)換周期或RESET#動(dòng)作
2. C/BE[3:0]# (PCI COMMAND /BYTE ENABLES)
FRAME#啟動(dòng)后,CLOCK個(gè)CLOCK,周期為PCI命令,
再下一個(gè)周期為允許命令,命令在FRAME#后有效,數(shù)據(jù)在
TRDY#與IRDY#后有效
3. DEVSEL# (PCI DEVSEL SELECT)
確定外部外圍連結(jié)之響應(yīng)訊號(hào),高阻抗時(shí),為停止周期或RE
SET#動(dòng)作時(shí)
4. FRAME# (PCI CYCLE FRAME)
PCI 總線起始訊號(hào)
5. GNT[4:0]# (PCI BUS GRANT)
PCI 總線控制認(rèn)可訊號(hào)
6. IRDY# (INITIATOR READY)
數(shù)據(jù)讀取寫入訊號(hào)
7. LOCK# (PCI BUS LOCK)
總線鎖住訊號(hào)
8. PAR (PCI BUS PARITY)
地址與位傳送之同位檢錯(cuò)訊號(hào)
9. PCLK (PCI CLOCK)
PCI 時(shí)脈訊號(hào)
10.PGNT# (PCI GRANT TO PERIPHERAL BUS CONTROLLER)
PCI 總線對(duì)外部外圍裝置之需求同意認(rèn)可訊號(hào)
11. PERQ# (PCI REQUEST FROM PERIPHERAL BUS CONTROLLER)
外圍處理器對(duì)PCI總線要求訊號(hào)
12. REQ[4:0]# (PCI BUS REQUEST)
PCI 總線需求訊號(hào)
13. RESET# (RESET)
系統(tǒng)重置訊號(hào)
14. SERR# (SYSTEM ERROR)
系統(tǒng)錯(cuò)誤偵測(cè)訊號(hào) 可產(chǎn)生NMI 不可屏蔽中斷
15. STOP# (PCI BUS STOP)
PCI 總線放棄或重試數(shù)據(jù)傳送之訊號(hào)
16. TRDY# (TARGET READY)
PCI 總線數(shù)據(jù)讀取傳送訊號(hào)
17.WSC# (WRITE SNOOP COMPLETE)
I /O APIC 芯片有上時(shí)之中斷訊息傳送訊號(hào)
掃一掃 微信咨詢
©2024 晶創(chuàng)越世科技(北京)有限公司 版權(quán)所有 備案號(hào):京ICP備11014289號(hào)-1 技術(shù)支持:智能制造網(wǎng) Sitemap.xml 總訪問量:970647 管理登陸